מתרגמים, מסיטי רמה

תוצאות : 5
אפשרויות מלאי
אפשרויות סביבה
מדיה
לא לכלול
5תוצאות
ערך לחיפוש

הצגת
מתוך 5
מק"ט יצרן #
כמות זמינה
מחיר
סדרה
מארז
סטטוס המוצר
סוג מתרגם
סוג ערוץ
מספר המעגלים
ערוצים לכל מעגל
מתח - VCCA
מתח - VCCB
אות כניסה
אות יציאה
סוג היציאה
קצב נתונים
טמפרטורת פעולה
מאפיינים
סוג ההרכבה
מארז‏ / תיבה
מארז ההתקן של הספק
BGA2869,115
IC XLTR VL BIDIR 6-TSSOP
NXP USA Inc.
0
קיים במלאי
1 : 1.94000 ₪
סרט חתוך (CT)‏
3,000 : 0.87563 ₪
סרט וסליל (TR)‏
-
סרט וסליל (TR)‏
סרט חתוך (CT)‏
Digi-Reel®
מוצר שהתיישן
רמת מתח
דו-כיווני
1
1
1.65 V ~ 3.6 V
2.3 V ~ 5.5 V
-
-
מרזב פתוח (OD), ‏Tri-State
50Mbps
-40°C ~ 125°C (TA)
חישת כיוון עצמית
הרכבה משטחית
‎6-TSSOP‏, SC-88‏, SOT-363
‎6-TSSOP‎
6-XSON
IC XLTR VL BIDIR 6-XSON/SOT891
NXP USA Inc.
0
קיים במלאי
מוצר שהתיישן
-
סרט וסליל (TR)‏
מוצר שהתיישן
רמת מתח
דו-כיווני
1
1
1.65 V ~ 3.6 V
2.3 V ~ 5.5 V
-
-
מרזב פתוח (OD), ‏Tri-State
50Mbps
-40°C ~ 125°C (TA)
חישת כיוון עצמית
הרכבה משטחית
6-XFDFN
‎6-XSON, SOT891 (1×1)‎
NX3L1T5157GMZ
IC XLTR VL BIDIR 6-XSON/SOT886
NXP USA Inc.
0
קיים במלאי
מוצר שהתיישן
-
סרט וסליל (TR)‏
מוצר שהתיישן
רמת מתח
דו-כיווני
1
1
1.65 V ~ 3.6 V
2.3 V ~ 5.5 V
-
-
מרזב פתוח (OD), ‏Tri-State
50Mbps
-40°C ~ 125°C (TA)
חישת כיוון עצמית
הרכבה משטחית
6-XFDFN
‎6-XSON, SOT886 (1.3×1)‎
6-XSON
IC XLTR VL BIDIR 6-XSON/SOT1115
NXP USA Inc.
0
קיים במלאי
מוצר שהתיישן
-
סרט וסליל (TR)‏
מוצר שהתיישן
רמת מתח
דו-כיווני
1
1
1.65 V ~ 3.6 V
2.3 V ~ 5.5 V
-
-
מרזב פתוח (OD), ‏Tri-State
50Mbps
-40°C ~ 125°C (TA)
חישת כיוון עצמית
הרכבה משטחית
6-XFDFN
‎6-XSON, SOT1115 (0.9×1)‎
6-XSON
IC XLTR VL BIDIR 6-XSON/SOT1202
NXP USA Inc.
0
קיים במלאי
מוצר שהתיישן
-
סרט וסליל (TR)‏
מוצר שהתיישן
רמת מתח
דו-כיווני
1
1
1.65 V ~ 3.6 V
2.3 V ~ 5.5 V
-
-
מרזב פתוח (OD), ‏Tri-State
50Mbps
-40°C ~ 125°C (TA)
חישת כיוון עצמית
הרכבה משטחית
6-XFDFN
‎6-XSON, SOT1202 (1×1)‎
הצגת
מתוך 5

מתרגמים, מסיטי רמה


מעגלים-משולבים (IC) של מתרגמי לוגיקה או מסיטי רמה הם התקנים המשמשים להעברת מידע בין התקני לוגיקה דיגיטליים הפועלים ממתחי הספקה שונים/לא-תואמים, או המיישמים שיטות איתות שונות. דוגמאות לכך עשויות לכלול חיבור של חיישן עם יציאה דיגיטלית המחייב מתח הספקה של V‏ 5 לרכיב FPGA עם מתח הספקה I/O של V‏ 3.3‏, או המרה בין שיטות איתות קצה-יחיד (Single-Ended) כגון CMOS או TTL לבין טכניקות הפרשיות, כגון PECL או LVDS.